ワイヤレスデザインの開発

インテルとパートナーは、ワイヤレス機器に関する一般的な問題の解決、およびデザインサイクルの大幅な短縮を支援するさまざまなツールを提供しています。詳細については、利用可能な ハイレベル・デザイン・ツール、FPGA 開発キット、ドーターカード、リファレンス・デザイン、および IP コアを参照してください。

インテルとサードパーティー IP (Intellectual Property) パートナーは、インテル® FPGA デバイス用に最適化された標準IPコアを豊富に取り揃えています。

以下の表は、有償および無償で利用可能な IP ソリューションの一覧です。 製品名の項目のリンクをクリックすると製品ページに移動し、詳細が表示されます。有償およぴ無償で利用可能なIPは、 インテル® Quartus® Prime 開発ソフトウェア に同梱されています。
インテルとパートナーのIPについての詳細は、 IPとリファレンス・デザインでご確認ください。

インテル® FPGA IP コア

1 / 10 Gbps イーサネット・インテル® FPGA IP

10 Gbps イーサネット MAC インテル® FPGA IP ファンクション

NCO インテル® FPGA IP ファンクション

FFT インテル® FPGA IP ファンクション

JESD204B インテル® FPGA IP

CPRI インテル® FPGA IP

CIC インテル® FPGA IP

FIR コンパイラー II / FIR コンパイラー インテル® FPGA IP

高速リードソロモン インテル® FPGA IP

Bose、Chaudhuri、Hocquenghem (BCH) インテル® FPGA IP

Turbo インテル® FPGA IP

低密度パリティー・チェック (LDPC) インテル® FPGA IP

リードソロモン・エンコーダー/デコーダー II

Viterbi コンパイラー インテル® FPGA IP

インテルとパートナーは、システムデザイン上の一般的な問題に対する効率的な解決方法を示すリファレンス・デザインを開発・提供しています。

以下の表は、利用可能なリファレンス・デザインの一覧です。製品名の項目のリンクをクリックすると製品ページに移動し、詳細が表示されます。左側のナビゲーション・リンクをクリックすると、ファンクション別にIPを一覧表示することができます。
さらに デザイン例 サイト にも、お客様のデザインニーズへの対処に役立つデザイン例を提供していますのでご覧ください。

リファレンス・デザイン

10 Gbps Ethernet Reference Design

3GPP UMTS Turbo Decoder Reference Design

PCI Express* Reference Designs and Application Notes

QR Matrix Decomposition Reference Design

Implementing OFDM Modulation and Demodulation

3GPP LTE Turbo Decoder and 3GPP LTE Turbo Encoder Reference Design

 

The following reference designs can be found in the latest version of the DSP Builder for Intel FPGAs Advanced (DSPBA)

Crest factor reduction (CFR)

Blind CFR1

E-Band transceiver with synthesizable channel model

Digital up-converter/digital down-converter (DUC/DDC)1

LTE transmitter

1Will be available in DSPBA version 16.0

 

Other DSP Builder for Intel FPGAs Examples or References

DSP Builder for Intel FPGAs

CIC Interpolation Filter with Multi-Channel Data Support

Coefficients Reload Design Example for FIR Compiler - Verilog

Designing Digital Down Conversion Systems

Multi-channel Farrow Filter Design Example

Accelerated FIR with Built-In Direct Memory Access Example

Polyphase Modulation with Aliasing for Data Up-Conversion

Reconfigurable Decimation Filter Design Example Using DSP Builder for Intel FPGAs (Advanced Blockset)

Using CIC Decimation Filter with Multi-channel Support

Variable Integer Rate Decimation Filter Design Example

開発キット

インテル® FPGA の開発キットは、エンジニアに完全で質の高いデザイン環境を提供します。デザインプロセスの簡素化や「Time-to-Market」の 短縮に役立つ広範なキットが用意されています。開発キットには、ソフトウェア、リファレンス・デザイン、ケーブル、およびプログラミング・ハードウェアが 含まれています。

開発キット製品は、eStore にてオンラインでご購入いただくか、販売代理店までお問い合わせください。 パートナーの開発ボードについては、各パートナーにお問い合わせ ください。さらに詳しくは、開発キットページをご覧ください。

製品名

テクノロジー コネクター 
価格
ベンダー 

XTS Card

インターフェイス HSMC $140 Terasic

GPIO-HSTC Card

インターフェイス HSMC $55 Terasic

Universal Wireless Communications Toolkit

- HSMC $2,800 Lime Microsystems

QuadPHY 10/100/1000

- HSMC $395 Nine Ways R&D

TwoPHY 10/100

- HSMC $145 Nine Ways R&D
インターフェイス

© Intel Corporation. Intel、インテル、Intel ロゴ、Intel Inside、Intel Inside ロゴ、Intel. Experience What’s Inside、Intel. Experience What’s Inside ロゴ、Altera、Arria、Cyclone、Enpirion、Intel Atom、Intel Core、Intel Xeon、MAX、Nios、Quartus、Stratix および  Xeon の名称およびロゴは、アメリカ合衆国および/ またはその他の国におけるIntel Corporation もしくはその子会社の商標です。詳細は intel.com 内のインテル商標一覧をご覧ください。

*第三者の社名、製品名などは、一般に各所有者の表示、商標または登録商標です。