SerialLite III ストリーミング向けインテル® FPGA IP

Automated Generation of SignalTap II Files for Arria® 10 IP Core Debug 

Push-button Hardware Design Examples in Intel® Quartus® Prime Software

SerialLite III Streaming インテル® FPGA IP (Intellectual Property) は、帯域幅と性能に対するニーズの高まりに対応すべく、絶えず進化し続けています。SerialLite III は、広帯域幅シリアル・データ転送アプリケーションに適したシンプルかつ低レイテンシーで、拡張性に優れたプロトコルです。SerialLite III は、プリント基板 (PCB)、バックプレーン、銅線ケーブル、光ファイバーなどの多様な伝送媒体間での高速ポイント・ツー・ポイント・データ転送を可能にするシンプルな接続手段を提供します。

インテル® FPGA SerialLite III Streaming IP ソリューション

SerialLite III Streaming IP ファンクションには、テクノロジーをリードするインテルのトランシーバーのフィジカル・メディア・アタッチメント (PMA)、フィジカル・コーディング・サブレイヤー (PCS)、およびメディア・アクセス・コントロール (MAC) レイヤーが含まれています。PCS および PMA レイヤーは、インテル® Stratix® 10、インテル® Arria® 10、Stratix® V、および Arria® V FPGA内部にハード化されているため、FPGA ロジック・リソースを節約することが可能です†。ハード化された PCS/PMA 機能によってリソースが節約されるだけでなく、あらゆるタイプのデザインでのタイミング・クロージャーがはるかに容易になります。SerialLite III プロトコルは、データを最も効率的かつ堅牢な方法で転送して、現在および次世代のシステムに必要な低いビット・エラー・レートを維持するために必要な信頼性、低レイテンシー/低オーバーヘッド、および拡張性を提供するために設計されました。

詳細については、インテル® FPGA の販売代理店 にお問い合わせください。

表1.性能と生産性の改善

性能 生産性
高いデータ効率 IP タイミングマージンによる、デザインの完全なタイミング・クロージャーの迅速化
現在および最新のアプリケーションに対応可能な 300 Gbps を超える集約帯域幅 (最大 24 レーン) インテル® FPGA IP 評価モードを利用することで、無償かつライセンスなしで IP を試用可能
低いデータ転送レイテンシー (150 ns 以下: TX + RX) MAC、PCS、PMA 層からなる、完全に統合された SerialLite III IP によって、FPGA IP の統合を簡素化
AC / DC 結合によってレーンの調整が柔軟に行え、ビット誤り率が改善  
classtest
  • 最大 28 Gbps のデータレート
  • 最大 24 のマルチレーン構成
  • データ・ストリーミングの動作: 連続またはバースト
  • シンプレックスおよび全二重動作
  • 柔軟なユーザー・クロッキング・モード
  • ハード化されたリソースによるメリット
  • 低いデータ転送レイテンシー (150 ns 以下: TX + RX)
  • 最小限の転送オーバーヘッド 
  • 64B/67B エンコーディング / デコーディング
  • M20K の (SEU 緩和) での誤り訂正コード (ECC: Error Correction Code) をサポート (オプション)
  • エラー・インジェクションまたはエラー検出、および健全性モニタリング (オプション)
  • IP の完全統合 (MAC、PCS、PMA 層)
  • 調整可能なプリエンファシスおよびイコライゼーション設定
  • AC 結合および DC 結合の両方をサポート

インテル® FPGA SerialLite III ストリーミング IP は、以下のデバイスファミリーでサポートされています。

表 2. SerialLite III ストリーミング IP の品質指標

基本情報

IP の初回リリース年

2013

サポートされるインテル® Quartus® Prime 開発ソフトウェアの最新バージョン

18.0

状況

実稼動対応

提供内容

製品に含まれるものは以下のとおりです。
  • デザインファイル (暗号化ソースコード、または合成後のネットリスト)
  • ModelSim* - Intel® FPGA Edition ソフトウェア用シミュレーション・モデル
  • タイミング制約および / またはレイアウト制約
  • 変更履歴付き資料
  • Readme ファイル
すべて「あり」 (Readme ファイルの提供を除く)

IP に同梱されるその他の提供物

テストベンチおよびデザインのサンプル

エンドユーザーによる IP のコンフィグレーションが可能なパラメーター化された GUI

あり

インテル® FPGA IP 評価モードのサポート

あり

ソース言語

Verilog および VHDL

テストベンチ言語

Verilog

同梱ソフトウェア・ドライバー

なし

ドライバーがサポートする OS

なし

実装情報

ユーザー・インターフェイス

Avalon* Streaming

IP-XACT メタデータ

なし

検証

サポートされるシミュレーター

NCSim、ModelSim*、VCS/VCSMX

検証済みハードウェア

インテル® Arria® 10 トランシーバー・シグナル・インテグリティー開発キット、インテル® Stratix® 10 シグナル・インテグリティー開発キット

業界標準のコンプライアンス・テストの実施

なし

「あり」の場合、実施したテストの種類

なし

「あり」の場合、使用したインテル® FPGA デバイス

なし

「あり」の場合、実施日

なし

「なし」の場合、今後の予定

なし

相互接続性

相互接続性テストの実施

あり

「あり」の場合、使用したインテル® FPGA デバイス

インテル® Stratix® 10、Stratix® V および インテル® Arria® 10 GX

相互接続性レポートの提供

なし

classtest

ユーザーガイド

資料

リンク

この IP に関する技術サポートについては、mySupport を参照してください。また、ナレッジベースでこの機能に関連するトピックを検索することもできます。

† テストは、特定システムでの特定テストにおけるコンポーネントのパフォーマンスを測定しています。ハードウェア、ソフトウェア、システム構成などの違いにより、実際の性能は掲載された性能テストや評価とは異なる場合があります。購入を検討される場合は、ほかの情報も参考にして、パフォーマンスを総合的に評価することをお勧めします。性能やベンチマーク結果について、さらに詳しい情報をお知りになりたい場合は、www.intel.com/benchmarks (英語) を参照してください。