Stratix IV FPGA ホワイトペーパー

表 1 に示すホワイトペーパーが提供されており、システム・デザインに関する決定を下し、Stratix® IV FPGA および Quartus® Prime 開発ソフトウェアを使用したアルテラの 40nm ソリューションの利点を評価するのに役立ちます。

表 1. Stratix IV FPGA ホワイトペーパー

カテゴリー 説明
一般資料
40 nmプロセスノードによる最先端のカスタム・ロジック・デバイスの実現 (PDF)

このホワイトペーパーでは、65nm ノードやさらに新しい 45nm ノードなど、従来のノードと比較した 40nm プロセスの利点について解説します。

40 nm: ジッタ、シグナル・インテグリティ、電源、およびプロセスが最適化されたトランシーバ(PDF)

最小の消費電力で、優れたジッタ、ノイズ耐性、シグナル・インテグリティ、および BER 性能を実現するアルテラの 40nm トランシーバの技術革新について説明します。

Stratix IV FPGAの消費電力管理およびその優位点 (PDF)

40nm プロセスの利点、および特許取得済みプログラマブル・パワー・テクノロジにより、ハイエンド FPGA で最小の消費電力を実現する方法について紹介します。

関連ホワイトペーパー
Quartus IIインクリメンタル・コンパイルによる生産性の向上 ホワイトペーパー(PDF)

このホワイトペーパーでは、高集積、高性能 FPGAを設計する際に、インクリメンタル・コンパイル・フローがどのように生産性を向上させるかについて解説します。

Guidance for Accurately Benchmarking FPGAs (英語版・PDF)

このホワイトペーパーでは、FPGA アーキテクチャの能力を正確にベンチマークするための厳密な手法について説明しています。

Basic Principles of Signal Integrity (英語版・PDF)

このドキュメントで説明する優れたデザイン手法およびシンプルなレイアウト・ガイドラインに従うことによって、シグナル・インテグリティの問題を解決する方法を学習します

Performing Equivalent Timing Analysis Between Altera TimeQuest and Xilinx Trace (英語版・PDF)

このホワイトペーパーでは、TimeQuest と ザイリンクス の Trace とのタイミング解析の違いを取り上げ、同等な性能比較を行うためのツールのコンフィギュレーション方法について説明します。