Arria V SoC 開発キットおよび SoC エンベデッド・デザイン・スイート

図 1:Arria V SoC 開発ボード

アルテラ Arria® V SoC 開発キットは、ARM® プロセッサ・ベースのカスタム SoC デザインを素早く容易に開発するための手法を提供します。トランシーバ・ベースのミッドレンジ向けアルテラ Arria V FPGA ファブリックは、以下のようなミッドレンジ・アプリケーションに最高の帯域幅を最小の総消費電力で提供します。

  • リモート無線ユニット*
  • 10 G/40 G ライン・カード*
  • 医療用画像処理
  • 放送スタジオ機器
  • 画像/ビデオ処理アプリケーションのアクセラレーション*
  • PCI Express® (PCIe®) Gen2 x4 レーン (エンドポイントまたはルートポート)

*各種 I/O およびインタフェース規格に対応した特定用途向けドータカードが別途用意されています。

図 2:Arria V SoC 開発ボードのブロック図

 

注文情報

表 1. アルテラ Arria V SoC ST 開発キットの注文情報

製品コード 価格 注文情報
DK-DEV-5ASTD5NES $3,495
(米国内販売価格)

Arria V SoC 開発キットには 5ASTFD5K3F40I3NES SoC が含まれます。

製品のご購入は、アルテラの正規販売代理店へお問い合わせください。

開発キットの内容

Arria V SoC 開発キットには、以下のものが含まれています。

  • Arria V ST 開発ボード (図 1 参照)
    • 搭載デバイス
      • Arria V ST SoC—5ASTFD5K3F40I3NES (SoC)
      • MAX® V CPLD—5M2210ZF256C4N (システム・コントローラ)
      • MAX II CPLD—EPM570GF100 (エンベデッド USB-Blaster™ II ケーブル)
    • FPGA コンフィギュレーション・ソース
      • エンベデッド USB-Blaster II (JTAG) ケーブル
      • EPCQ フラッシュ (アクティブ・シリアル x1 または x4 コンフィギュレーション)
      • フラッシュ高速パッシブ・パラレル (FPP)
      • ハード・プロセッサ・システム (HPS)
    • FPGA メモリ
      • 2x 1,024 メガバイト 32 ビット DDR3 SDRAM
      • 1x 512 メガビット (Mb) CFI 同期フラッシュ
      • 1x 256 メガビット NOR フラッシュ (EPCQ)
    • FPGA I/O インタフェース
      • 1x PCI Express x4 Gen2 ソケット
      • 2x FPGA メザニン・カード (FMC) ポート
      • 2x 10/100/1G イーサネット・ポート
      • 2x SPF+ ポート
      • 4x ユーザー用 LED
      • 4x ユーザー用プッシュボタン
      • 4x ユーザー用 DIP スイッチ
    • HPS ブート・ソース
      • 512 メガビット QSPI フラッシュ
      • リムーバブル microSD カード・フラッシュ
      • FPGA
    • HPS メモリ
      • 1x 1,024 メガバイト (MB) ECC 付き DDR3 SDRAM
      • 1x 512 メガビット QSPI フラッシュ
      • microSD カード・ソケット (4 ギガバイトの microSD カード・フラッシュ・デバイスが付属)
      • 1x 32 キロビット I2C シリアル EEROM
    • HPS I/O インタフェース
      • 1x 1 ギガビット・イーサネット・ポート (HPS)
      • 1x USB 2.0 on-the-go (OTG) ポート (HPS)
      • 2x RS-232 UART (ミニ USB ポート経由)
      • x1 リアルタイム・クロック (バッテリ・バックアップ付き)
      • x1 テキスト LCD (2 行)
      • x4 ユーザー用 LED
      • x4 ユーザー用プッシュボタン
      • x4 DIP スイッチ
    • クロック
      • FPGA 基準クロック入力用プログラマブル・クロック・ジェネレータ (4 出力)
      • FPGA 基準クロック入力用 148.5 MHz LVDS プログラマブル VCXO (電圧制御水晶発振器)
      • FPGA および MAX V FPGA クロック入力用 50 MHz シングルエンド・オシレータ
      • MAX V FPGA コンフィギュレーション・クロック入力用 100 MHz シングルエンド・オシレータ
      • FPGA および HPS クロック用 SMA 入力
      • LMK04828 クロック・ジッタ・クリーナ
    • 消費電力
      • ラップトップ DC 電源入力アダプタ (14 ~ 20 V)
    • システム・モニタ回路
      • 電源 (電圧、電流、ワット数)
    • 筐体
      • ボード寸法—7.175" x 9"
  • Arria V ST FPGA 開発キット・ソフトウェアの内容 (表 2 からダウンロード可能)
  • デザイン例
    • ボード・テスト・システム (BTS)*
    • ボード・アップデート・ポータル・ウェブ・サーバーを使用したゴールデン・システム・リファレンス・デザイン
  • 関連資料 (表 2 を参照)
  • アルテラ SoC エンベデッド・デザイン・スイート
    • ARM Development Studio 5 (DS-5™) Altera Edition ツールキット
    • ハードウェア - ソフトウェア ハンド・オフ・ツール
    • アプリケーション開発用 Linux ランタイム・ソフトウェア
    • ファームウェア開発用 SoC ハードウェア・ライブラリ
    • アプリケーション例
  • Quartus® Prime ソフトウェア開発キット・エディション (DKE)
    • Quartus Prime 開発ソフトウェアのフル・バージョンを 1 年間使用するためのライセンス

* 詳細については、ビデオ「Altera Cyclone V FPGAs, The Right Boards, Right Now!」(英語版)をご覧ください。

 

関連資料

表 2.アルテラ Arria V SoC 開発キットの資料

ドキュメント 説明 バージョン
Arria V SoC Development Kit User Guide (英語版・PDF) Arria V SoC 開発ボードのセットアップおよび搭載されたソフトウェアの使用方法に関する情報 1.0
Arria V SoC Development Board Reference Manual (英語版・PDF) ボードのコンポーネントおよびインタフェースに関する詳細情報 1.0
キット・インストール (EXE) (Windows) リファレンス・マニュアル、ユーザー・ガイド、クイック・スタートガイド、部品表、レイアウト、PCB、回路図、ゴールデン・システム・リファレンス・デザイン (ボード・アップデート・ポータル・ウェブ・アプリケーション、ボード・テスト・システムのサンプル・デザイン、およびその他を含む) など、すべてのファイルのフル・インストール 14.0.2
キット・インストール (EXE) (Windows)
キット・インストール (ZIP) (Linux)
リファレンス・マニュアル、ユーザー・ガイド、クイック・スタートガイド、部品表、レイアウト、PCB、回路図、ゴールデン・システム・リファレンス・デザイン (ボード・アップデート・ポータル・ウェブ・アプリケーション、ボード・テスト・システムのサンプル・デザイン、およびその他を含む) など、すべてのファイルのフル・インストール 13.1.0.5

注:

  1. このキット・インストールは、Quartus II サブスクリプション・エディション・ソフトウェア v13.1 で動作します。